Un artículo muy comentado en HN (216 puntos, 205 comentarios) del ingeniero de hardware Marcin Juszkiewicz presenta resultados honestos de benchmarks que muestran que las implementaciones de RISC-V son significativamente más lentas que el silicio equivalente ARM y x86-64. La razón no es que el ISA sea inferior, sino que los chips RISC-V actuales carecen de sofisticación microarquitectónica. La discusión gira en torno a si esta brecha es temporal (el tiempo y la inversión la cerrarán) o estructural (el ecosistema RISC-V puede que nunca atraiga suficiente I+D de silicio para alcanzar a ARM o Intel).